中央广播电视大学2003-2004学年度第一学期"开放专科"期末考试
计算机专业 计算机组成原理与汇编语言 试题
一、单项选择题(在每小题的备选答案中,选出一个正确的答案,并将
其代码填入括号内,每小题2分,共20分)
1.若十进制数为157.125,则其八进制数为( )
A.235.157 B.532.571
C.235.1 D.532.1
2.某定点整数16位,含1位符号位,原码表示,则其绝对值最大负数为( )
A.-216 B.-215
C.-(215一1) D.一(216一1)
3.若X原=1.1lOl0l0,则X补=( )
A.1.0010101 B.1.0010110
C. 0.0010110 D.0.1101010
4.某浮点数字长16位,其中阶码4位,含l位阶符,补码表示,R=2,尾数12位,含1位数符,补码表示;规格化。则其绝对值最大负数为( )
A.一27(1-2-11) B.一27(1-2-11)
C.27(一1) D. 28(一1)
5.原码乘法是( )
A.用原码表示操作数,然后直接相乘
B.被乘数用原码表示,乘数取绝对值,然后相乘
C.乘数用原码表示,被乘数取绝对值,然后相乘
D.先取操作数绝对值相乘,符号位单独处理
6.脉冲型微命令的作用是( )
A.用脉冲边沿进行操作定时
B.在该脉冲宽度时间内进行ALU操作
C.在该脉冲宽度时间内进行数据传送
D.在该脉冲宽度时间内打开数据传送通路
7.操作数地址存放在寄存器的寻址方式称为( )
A.变址寻址 B.寄存器寻址
C.相对寻址 D.寄存器间接寻址
8.动态RAM的特点是( )
A.工作中存储内容动态地变化
B.工作中需要动态地改变访存地址
C.每隔一定时间刷新一遍
D.每次读出后需根据原存内容全部刷新一遍
9.计算机主频的周期是指( )
A.指令周期 B.机29周期
C.时钟周期 D.存取周期
10.CPU芯片中的总线属于( )总线
A.内部总线 B.板级总线
C.片级总线 D.通讯总线
二、改错题(下列各小题均有错,请针对题意改正其错误;或补充其不足。每小题2分,共1.6分)
1.在无符号数整数不恢复余数除法中,不存在恢复余数的操作。
2.同步控制方式是指各指令占用的节拍数相同.
3.根据中断的定义,其主要特点是可以处理随机事件。
4.CPU响应中断的条件是,外部设备产生中断请求信号,CPU处于开中断状态,未有更高级别的中断请求出现时,就进人中断响应周期。
5.EPROM是一种一次编程型可重写只读存储器。
6.采用专用I/O指令的计算机,将I/O接口与主存统一编址;
7.堆栈是在主存中划出的一个特殊区域,故可随机访问。
8.外部设备是通过系统总线和设备总线与主机相连接。
三、简答题(30分)
1.简述三级存储体系由哪几部分组成?它们各自用什么器件和部件组成?各自存放什么性质的内容?它们在存取方式、工作速度、存储容量各自有什么特点?(每个3分,共12分)
2.简述中断过程一般包括那几个阶段?(每个2分,共10分)
3.某主存容量64KB,用4片RAM组成,16KB/每片,地址线A15(高)~Ao(低),试列出各片选信号的逻辑式。(每个2分,共8分)
四、分析题(28分)
1.分别指出下列指令中源操作数和目的操作数的寻址方式。(每个2分,共6分)
(1)MOV AX,BX
(2)MOV[SI],BX
(3)MOVAX,[100]
2.请指出下列指令是否正确?(每个2分,共6分)
(1)MOVAL,[BX十5]
(2)ADD M1,M2
(3)MOVBX,6
3.设(CX)=0,(AX)=1(每个4分,共8分)
SUB CX,AX
INC AX
AND CX,AX
SHL AX,CL
上述程序段运行后,(CX)=--,(AX)=--。
4.设(SP)=100H,(AX)=OFFFFH (每个4分,共8分)
STC
PUSH AX
ADC AX,0
PUSH AX
POP BX
上述程序段执行后,(BX)=--,(SP)=--·
五、设计题(6分)
以下图的模型机组成为背景,请写出传送指令"MOV(R1),(R2)"的读取与执行流程。该指令的源操作数寻址方法采用寄存器间址方式,指定R2为间址寄存器,目的操作数也采用寄存器间址方式,指定R1为间址寄存器。
试卷代号:2069
中央广播电视大学2003-2004学年度第一学期"开放专科"期末考试
计算机专业计算机组成原理与汇编语言试题答案及评分标准(供参考)
一、单项选择题(每小题2分,共20分)
1.C 2.D 3.B 4.C 5.D
6.A 7.D 8.C 9.C 10.A
二、改错题(每小题2分,共16分)
1.在无符号数整数不恢复余数除法中,只有当最后一步余数为负时,作恢复余数的操作。
2.同步工作方式是指各项操作由统一的时序信号进行同步控制。
3.中断的主要特点应有两个,即程序切换(程序转移)和随机性。
4.CPU响应中断的条件除以上三点外,还必须在当前指令结束时才能够响应中断。
5.EPROM是一种可多次重写的可编程只读存储器。
6.采用专用I/O指令的计算机,其I/O接口独立编址。
7.堆栈即使是在主存中划出的一个特殊区域,也不能随机访问,堆栈是按后进先出或先进后出的方式进行访问的.
8.外部设备是通过设备总线、外部设备接口、系统总线与主机相连接。
三、简答题(30分)
1.(每个3分,共12分)
(1)三级存储体系由高速缓存Cache、主存、外存组成。
(2)Cache由高速半导体存储器(通常采用SRAM芯片)构成,主存由半导体存储芯片
(DRAM)构成,外存由磁盘、磁带等磁表面存储器和光盘存储器构成。
(3)Cache存放CPU当前访问频繁的程序和数据。主存存放CPU当前需要运行的程序和数据。外存存放CPU暂不使用的程序和数据。
(4)Cache采用随机存取方式,工作速度最快,存储容量最小。主存采用随机存取方式,工作速度介于Cache和外存之间,存储容量中等。外存采用顺序存取和直接存取方式,工作速度最慢,存储容量最大。
2.(每个2分,共l0分)
中断过程包括:中断请求、判断优先级、中断响应(中断周期操作)、中断处理、中断返回五个阶段。
3.(每个2分,共8分)
四、分析题[28分)
1.(每个2分,共6分)
(1)源操作数和目的操作数都是寄存器寻址
(2)源操作数是寄存器寻址,目的操作数是寄存器间接寻址
(3)源操作数是直接寻址,目的操作数是寄存器寻址
2.(每个2分,共6分)
(1)正确
(2)错误
(3)正确
3.(每个4分,共8分)
上述程序段运行后,(CX)=2,(AX)=8。
4.(每个4分,共8分)
上述程序段执行后,(BX)=O,(SP)=FEH。
五、设计题(6分)
PC→MAR
M→MDR→IR,PC+1+PC
R2→MAR
M→MDR→C
R1→MAR
C→MDR
MDR→M
(注:C、D可交换使用。)
来源:网络整理 免责声明:本文仅限学习分享,如产生版权问题,请联系我们及时删除。
相关文章:
2044电大《教育研究方法》试题和答案20070104-27
2044电大《教育研究方法》试题和答案20080104-27
2044电大《教育研究方法》试题和答案20080704-27
2044电大《教育研究方法》试题和答案20060704-27
2044电大《教育研究方法》试题和答案20060104-27
2043电大《教育行政概论》试题和答案20080704-27
2044电大《教育研究方法》试题和答案20050104-27
2043电大《教育行政概论》试题和答案20060704-27